Videó enkóder és dekóder tesztrendszer megvalósítása Xilinx FPGA-val

Tanszéki konzulens: 
A munkatárs fényképe
mesteroktató
Szoba: IE336
Tel.:
+36 1 463-2066
Email: szanto (*) mit * bme * hu

A kiírás adatai

A téma státusza: 
Korábbi (jelenleg nem aktív, de látszik)
Kiírás éve: 
2020
A kiírás jellege: 
önálló labor, szakdolgozat/diplomaterv

A Xilinx Zynq UltraScale+ MPSoC családjába tartozó EV sorozatú FPGA-k egyik nagy újdonsága az integrált H.264 és H.265 videó dekóder és enkóder megjelenése volt. Elvben mind az enkóder, mind a dekóder képes 60 kép/másodperc sebességű, 4k videók feldolgozására, illetve van lehetőség több, kisebb méretű videó folyam párhuzamos feldolgozására.

A feladat célja egy teszt rendszer elkészítése Xilinx ZCU104 fejlesztői kártyán, amellye a fenti képességek demonstrálhatók. Ez magában foglalja:
- Az enkódert tartalmazó HW rendszer létrehozását és tesztelését fájlból fájlba történő konverzióval.
- Paraméterezhető videó teszt generátorok implementálását az FPGA-ban, majd az enkóder tesztelését ezeknek használatával (több felbontással, 1...4 videó folyammal).
- A dekóder tesztelését.
Az enkóder és a dekóder Linux alatt gstreamer segítségével vagy saját API-n keresztül használható, így a feladat szoftveres részeket is tartalmaz.

Kapcsolódó tantárgyak: 
Logikai tervezés
Kapcsolódó tantárgyak: 
Mikrorendszerek tervezése
© 2010-2024 BME MIT | Hibajelentés | Használati útmutató