Jegyzetek
Fájlok elérése
Az oldalon linkelt fájlok nagy része csak a portálra történő bejelentkezés után érhető el (lásd: Általános információk).
Xilinx fejlesztői környezet (ISE Webpack)
A Xilinx ISE aktuális verziója letölthető egyetemi szerverről vagy a Xilinx oldaláról.
A szükséges licensz file letölthető innen.
Megj.: A megfelelő működés érdekében ne használjunk speciális karaktereket (space, ékezetes karakterek) a projektek elérési útvonalában és nevében, illetve a fájok nevében. Tehát a d://myproj könyvtárban létrehozott myproj1 ISE projekt például megfelelő.
Ha valakinek a fenti lehetőségek nem megfelelőek, lehetőséget bizosítunk a szoftver (saját) adathordozóra történő másolására.
A laborban az ISE 14.6 verzióját használjuk, aki - a hivatalosan nem támogatott - Windows 8 vagy Windows 10 alatt próbálkozna, tegyen egy kísérletet EZEN útmutató alapján életet lehelni a szoftverbe. Az ehez szükséges program INNEN tölthető le.
Hasznos: az alábbi linken egy web-es felületű forráskód színező található. A generált html oldal bemásolható word-be. Link: http://www.mensus.net/widgets/color.shtml
Jegyzetek
FPGA, Verilog anyagok
- FPGA és Verilog ismertető PPT: 0. mérés előadás (ZIP) ill. bővített változat (ZIP)
- Verilog ismertető PDF (PDF fájl letöltése), a PPT anyagát fedi le
Fejlesztő panellel kapcsolatos dokumentációk
- A panel magyar nyelvű dokumentációja (PDF letöltése)
- A panel eredeti dokumentációja (PDF letöltése), angol nyelvű
- A fejlesztői kártya teljes lábkiosztása (ZIP letöltése)
Logikai analizátor dokumentáció
- Röviden a logikai állapotanalizátorról (PDF fájl letöltése)
- Logikai analizátor ismertető (PDF) (PDF fájl letöltése)
Mérésekhez kapcsolódó anyagok
Jegyzőkönyv fedőlap letöltése
Jegyzőkönyv fájl elnevezése: kurzus_mérőcsoport_mérés-sorszáma.doc(x), tehát pl. kdu00_12_1.doc (kdu00 kurzus, 12. mérőcsoport, 1. mérés)
1. mérés: Verilog & ISE bevezető
- Felkészülés a következő anyagokból: Verilog ismertető (link fent), ISE bevezető, mérési útmutató
2. mérés: Logikai analizátor bevezető mérés
- Mérési útmutató letöltése
- Ellenőrző kérdések: kérdések és válaszok (letöltés)
- Forrás fájlok (ZIP fájl letöltése)
3. mérés: Soros vevő (SPI) tervezése Verilog nyelven, szimuláció
- Figyelem: Az 5. mérés feladatának blokkvázlatát be kell mutatni a mérés elején. A blokkvázlat hiánya vagy nem megfelelő minősége a pótlási lehetőség elvesztését vonja maga után. (Megj.: A blokkvázlat bemutatása nem helyettesíti a 3. mérés beugróját.)
- Soros átviteli protokollok ismertetése (PDF letöltése)
- Mérési útmutató letöltése
- Texas Instruments TMP121 hőmérésklet szenzor adatlapja (angol nyelvű)
- A méréshez szükséges forráskód
4. mérés: Funkcionális elemekből felépített logikai hálózat tesztelése
- Mérési útmutató letöltése
- A mérés során vizsgált rendszer blokkvázlata
- Mintajegyzőkönyv (letöltés)
- A méréshez kapcsolódó házi feladat a bal oldali menüből érhető el.
5. mérés: Tervezési feladat bemutatása
- Mérési útmutató letöltése
- A tervezés során elkövetett leggyakoribb hibák ismertetése
-
A házi feladathoz kapcsolódó példák:
- I2C slave egység példa (leírás, forrás fájlok)
- Régebbi példák (az ezekben szereplő blokkvázlatok a megértést segítik, a házi feladathoz nem elegendően részletesek!): dobókocka példa ismertetése és forrás fájlok, soros adó példa
- A méréshez kapcsolódó házi feladat a bal oldali menüből érhető el. Egyéb kapcsolódó anyagok fentebb.
- UART és USRT tesztelés, lábkiosztás (PDF letöltése), PUTTY program