Periféria modul verifikációja UVM (Universal Verification Methodology) felhasználásával (Veriests)
Tanszéki konzulens:
![]() mesteroktató
Szoba: IE336
Tel.:
+36 1 463-2066 Email: szanto (*) mit * bme * hu |
Külső konzulens:
Sági Péter A kiírás adatai
A téma státusza:
Törölt (nem látszik a listákban)
Kiírás éve:
2021
A kiírás jellege:
önálló labor, szakdolgozat/diplomaterv
Napjaink integrált áramköreiben, alkalmazási területtől függően, a különböző kommunikációs protokollok széles palettáját alkalmazzák pl. UART, SPI, I2C, CAN stb. A feladat célja, hogy a hallgató a választott interfész modul digitális verifikációja során megismerkedjen a funkcionális verifikáció lépéseivel, ahogy az az ipari környezetben is zajlik. A modul tetszőlegesen választható pl. már meglévő nyílt forráskódú implementációk közül, vagy a hallgató által leimplementálható a kommunikációs protokoll specifikációja alapján.
A hallgató feladatai:
- Megismerkedni a SytemVerilog vagy Specman-e verifikációs nyelvvel
- Megismerkedni a funkcionális verifikáció alapjaival
- Megismerkedni az UVM-el, ami jelenleg használatos verifikációs szabvány
- Részletesen megismerni egy tetszőlegesen választott digitális interfész modult
-
Megtervezni és leimplementálni a verifikációs környezetet, amelynek a következő főbb lépései vannak:
- Verifikációs terv elkészítése
- A verifikációs eszközök, szimulátorok megismerése és beüzemelése
- A megtervezett környezet leimplementálása az UVM szabvány útmutatásának megfelelően
- Test szekvenciák és esetek létrehozása
- A verifikációs terv szimulációs lefedése, regressziós analízis
- Dokumentáció létrehozása a projekt lezárásaként
A témát a Veriest Hungary Kft. hirdette meg; a feladatok elvégzéséhez a cég biztosítja a szükséges fejlesztőeszközöket.
A feladatra egy BSc hallgató jelentkezését várjuk, a téma szakdolgozattá bővíthető.
Jelentkezési határidő: regisztrációs hét vége.
Kapcsolat: Sági Péter (peters@veriests.com)
https://www.veriests.com/hungary
Submitted by Szántó Péter on 2021. January 22. 10:25 | Last updated: 2023. February 16. 18:13